Nohatsaraina FPGA PCB Board Design
tsipiriany
2 Toetran'ny loharanon-karena
2.1 Toetran'ny hery:
[1] Raiso USB_OTG, USB_UART ary EXT_IN fomba famatsiana herinaratra telo;
[2] Famatsiana herinaratra nomerika: Ny famatsiana herinaratra nomerika dia 3.3V, ary ny circuit BUCK avo lenta dia ampiasaina hamatsiana herinaratra ho an'ny ARM / FPGA / SDRAM, sns.;
[3] Ny fototry ny FPGA dia mandeha amin'ny 1.2V, ary mampiasa circuit BUCK avo lenta ihany koa;
[4] Ny FPGA PLL dia misy circuits analogue marobe, mba hiantohana ny fahombiazan'ny PLL, dia mampiasa LDO izahay mba hanomezana hery analogue ho an'ny PLL;
[5] STM32F767IG dia manome reference analogie tsy miankina mba hanomezana tonta fanondro ho an'ny on-chip ADC / DAC;
[6] Manome fanaraha-maso sy benchmarking herinaratra;
2.2 ARM endri-javatra:
[1] STM32F767IG avo lenta miaraka amin'ny matetika matetika 216M;
[2] fanitarana I/O 14 avo lenta;
[3] Multiplexing miaraka amin'ny I/O, anisan'izany ny ARM naorina-in SPI / I2C / UART / TIMER / ADC sy ny asa hafa;
[4] Ao anatin'izany ny Ethernet 100M, ny interface USB-OTG haingam-pandeha ary ny fiasa USB mankany UART ho an'ny debugging;
[5] Anisan'izany 32M SDRAM, TF karatra interface tsara, USB-OTG interface tsara (azo mifandray amin'ny U disk);
[6] 6P FPC debugging interface tsara, mahazatra adaptatera mba hampifanaraka ny ankapobeny 20p interface tsara;
[7] Mampiasa fifandraisana bus parallèle 16 bit;
2.3 Toetran'ny FPGA:
[1] Ny andiany fahefatra amin'ny Cyclone FPGA EP4CE15F23C8N an'i Altera dia ampiasaina;
[2] Hatramin'ny 230 avo lenta I/O fanitarana;
[3] FPGA dia manitatra SRAM roa-chip miaraka amin'ny fahafaha-manao 512KB;
[4] Configuration fomba: manohana JTAG, AS, PS fomba;
[5] Tohano ny fandefasana FPGA amin'ny alàlan'ny fanamafisana ARM;Ny asa AS PS dia mila mifidy amin'ny alalan'ny jumper;
[6] Mampiasa fifandraisana bus parallèle 16 bit;
[7] Seranana debug FPGA: seranan-tsambo FPGA JTAG;
2.4 Toetra hafa:
[1] Ny USB an'ny iCore4 dia manana fomba fiasa telo: mode DEVICE, mode HOST ary mode OTG;
[2] Ny karazana interface tsara Ethernet dia duplex feno 100M;
[3] Ny fomba famatsiana herinaratra dia azo fidina amin'ny alàlan'ny jumper, ny interface USB dia mivantana mivantana, na amin'ny alàlan'ny lohapejy pin (famatsiana herinaratra 5V);
[4] Boky tsy miankina roa no fehezin'ny ARM sy FPGA tsirairay avy;
[5] Ny jiro LED roa an'ny birao fanaraha-maso indostrialy roa-fototra heterogène iCore4 dia manana loko telo: mena, maitso ary manga, izay fehezin'ny ARM sy FPGA tsirairay avy;
[6] Raiso ny kristaly passive 32.768K mba hanomezana famantaranandro ara-potoana RTC ho an'ny rafitra;